Fakultät für Elektrotechnik und Informationstechnik
Betreuer:
Gräb, Helmut (Prof. Dr. habil.)
Gutachter:
Gräb, Helmut (Prof. Dr. habil.); Paul, Steffen (Prof. Dr )
Sprache:
en
Fachgebiet:
ELT Elektrotechnik
TU-Systematik:
ELT 272d
Kurzfassung:
This thesis presents a new synthesis method for design-dependent ring oscillators (DDROs). DDROs mimic the delay behavior of critical paths of an integrated circuit in dependence of manufacturing and environmental variations, and are used to verify that timing criteria are met after production. Instead of delay sensitivities, this work proposes a delay-tracking objective in combination with static timing analysis. Heuristic synthesis schemes are used to solve the DDRO design task. The approach significantly reduces computational complexity and enables DDRO synthesis for large-scale industrial designs.
«
This thesis presents a new synthesis method for design-dependent ring oscillators (DDROs). DDROs mimic the delay behavior of critical paths of an integrated circuit in dependence of manufacturing and environmental variations, and are used to verify that timing criteria are met after production. Instead of delay sensitivities, this work proposes a delay-tracking objective in combination with static timing analysis. Heuristic synthesis schemes are used to solve the DDRO design task. The approach s...
»
Übersetzte Kurzfassung:
Diese Arbeit präsentiert eine neue Synthesemethode für designabhängige Ringoszillatoren (DDROs). DDROs ahmen das Verzögerungsverhalten kritischer Pfade einer integrierten Schaltung (IC) in Abhängigkeit von Herstellungs- und Umgebungsschwankungen nach und werden verwendet, um zu überprüfen, ob die Timing-Kriterien nach der Produktion erfüllt werden. Anstelle von erzögerungssensitivitäten wird in dieser Arbeit ein Verzögerungsverfolgungsziel in Kombination mit einer statischen Zeitanalyse vorgeschlagen. Heuristische Syntheseschemata werden verwendet, um die DDRO-Entwurfsaufgabe zu lösen. Der Ansatz reduziert die Komplexität der Berechnungen erheblich und ermöglicht die DDRO-Synthese für große ICs.
«
Diese Arbeit präsentiert eine neue Synthesemethode für designabhängige Ringoszillatoren (DDROs). DDROs ahmen das Verzögerungsverhalten kritischer Pfade einer integrierten Schaltung (IC) in Abhängigkeit von Herstellungs- und Umgebungsschwankungen nach und werden verwendet, um zu überprüfen, ob die Timing-Kriterien nach der Produktion erfüllt werden. Anstelle von erzögerungssensitivitäten wird in dieser Arbeit ein Verzögerungsverfolgungsziel in Kombination mit einer statischen Zeitanalyse vorgesch...
»