Diese Arbeit präsentiert eine neue Synthesemethode für designabhängige Ringoszillatoren (DDROs). DDROs ahmen das Verzögerungsverhalten kritischer Pfade einer integrierten Schaltung (IC) in Abhängigkeit von Herstellungs- und Umgebungsschwankungen nach und werden verwendet, um zu überprüfen, ob die Timing-Kriterien nach der Produktion erfüllt werden. Anstelle von erzögerungssensitivitäten wird in dieser Arbeit ein Verzögerungsverfolgungsziel in Kombination mit einer statischen Zeitanalyse vorgeschlagen. Heuristische Syntheseschemata werden verwendet, um die DDRO-Entwurfsaufgabe zu lösen. Der Ansatz reduziert die Komplexität der Berechnungen erheblich und ermöglicht die DDRO-Synthese für große ICs.
«
Diese Arbeit präsentiert eine neue Synthesemethode für designabhängige Ringoszillatoren (DDROs). DDROs ahmen das Verzögerungsverhalten kritischer Pfade einer integrierten Schaltung (IC) in Abhängigkeit von Herstellungs- und Umgebungsschwankungen nach und werden verwendet, um zu überprüfen, ob die Timing-Kriterien nach der Produktion erfüllt werden. Anstelle von erzögerungssensitivitäten wird in dieser Arbeit ein Verzögerungsverfolgungsziel in Kombination mit einer statischen Zeitanalyse vorgesch...
»