In dieser Arbeit werden Verfahren zur Bestimmung und Reduzierung der Verlustleistung von digitalen Schaltungen vorgestellt. Die Reduzierung der Verlustleistung erfolgt dabei durch Minimierung der Schaltaktivitäten. Diese Minimierung wird zum einen durch Transistoroptimierung, zum anderen durch Registerumverteilung erreicht. Eine spezielle Modellierung von Schaltungen erlaubt es, die Verlustleistung auf höherer Abstraktionsebene zu bestimmen. Dazu werden die Modellparameter auf Transistorebene bestimmt und in VHDL-Beschreibungen für die einzelnen Grundzellen einer Schaltung eingebunden. Durch dieses Verfahren lässt sich die Verlustleistung einer Schaltung schnell und genau ermitteln.
«
In dieser Arbeit werden Verfahren zur Bestimmung und Reduzierung der Verlustleistung von digitalen Schaltungen vorgestellt. Die Reduzierung der Verlustleistung erfolgt dabei durch Minimierung der Schaltaktivitäten. Diese Minimierung wird zum einen durch Transistoroptimierung, zum anderen durch Registerumverteilung erreicht. Eine spezielle Modellierung von Schaltungen erlaubt es, die Verlustleistung auf höherer Abstraktionsebene zu bestimmen. Dazu werden die Modellparameter auf Transistorebene be...
»