User: Guest  Login
Original title:
On Application-Specific Network-on-Chip Synthesis and On-Chip Trace and Debug
Translated title:
Verfahren zur applikationsspezifischen Synthese von Networks-on-Chip und für Trace und Debug NoCs
Author:
Todorov, Vladimir
Year:
2015
Document type:
Dissertation
Faculty/School:
Fakultät für Elektrotechnik und Informationstechnik
Advisor:
Schlichtmann, Ulf (Prof. Dr.)
Referee:
Schlichtmann, Ulf (Prof. Dr.); Marculescu, Radu (Prof., Ph.D.)
Language:
en
Subject group:
ELT Elektrotechnik
Keywords:
NoC, Application-Specific, Synthesis, Hybrid, Timestamps, Trace, Debug
Translated keywords:
NoC, Applikationsspezifisch, Synthese, Hybrid, Zeitstempel, Trace, Debug
TUM classification:
ELT 272d
Abstract:
This thesis presents a complete methodology for the automatic synthesis of application-specific Network-on-Chip (NoC) topologies. The synthesized topologies are optimized according to the application running on the System-on-Chip (SoC). The developed algorithms can handle latency, port count, and link length constraints. They also support the generation of hybrid interconnects that utilize both shared buses and NoC routers. Additionally, this thesis presents an NoC architecture for non-intrusive...     »
Translated abstract:
Diese Arbeit beschreibt eine vollständige Methodik für die automatische Synthese von applikationsspezifischen Network-on-Chip (NoC) Topologien. Die synthetisierten Topologien sind auf die Anwendung optimiert, welche auf dem System-on-Chip (SoC) ausgeführt wird. Die entwickelten Algorithmen können Schranken für die Latenz, Portzahl, und Linklänge berücksichtigen. Zudem können hybride Interconnects erzeugt werden, die sowohl NoC-Router als auch Shared Busse verwenden. Zugleich stellt die Arbeit e...     »
ISBN:
978-3-8439-2302-6
WWW:
https://mediatum.ub.tum.de/?id=1209592
Oral examination:
23.06.2015
Last change:
19.02.2020
 BibTeX