User: Guest  Login
Original title:
Coherence-on-Demand and Hybrid Eviction Policies for Multiprocessor System-on-Chip Architectures
Translated title:
Kohärenz-auf-Anfrage und Hybride Räumungsstrategie für Cache-Speicher in Multiprozessor System-on-Chip Architekturen
Author:
Srivatsa, Akshay Sateesh
Year:
2022
Document type:
Dissertation
Faculty/School:
Fakultät für Elektrotechnik und Informationstechnik
Advisor:
Herkersdorf, Andreas (Prof. Dr.)
Referee:
Herkersdorf, Andreas (Prof. Dr.); Schröder-Preikschat, Wolfgang (Prof. Dr.)
Language:
en
Subject group:
ELT Elektrotechnik
TUM classification:
DAT 200
Abstract:
The memory architecture plays a key role in the attainable performance of modern microprocessors. This thesis presents two memory subsystem optimization concepts. A hardware-based coherence method for manycore architectures, where inter-tile coherence is confined to a subset of tiles, promoting better scalability, fewer resource consumption and lower latency. Second, a hybrid eviction policy that improves cache data management by combining several eviction policies through voting theory.
Translated abstract:
Die Speicherarchitektur hat einen großen Einfluss auf die Leistung moderner Mikroprozessoren. Diese Thesis präsentiert zwei Optimierungskonzepte für Speichersubsysteme. Ein Kohärenzmethode für Mehrkernsysteme, in der die Kohärenz auf Regionen limitiert ist, welches zu einer besseren Skalierbarkeit, geringerer Ressourcennutzung und kleiner Latenz führt. Zweitens, eine hybride Räumungsstrategie, welche die Cacheverwaltung verbessert indem mehrere Strategien durch Wahltheorie kombiniert werden.
WWW:
https://mediatum.ub.tum.de/?id=1639179
Date of submission:
17.01.2022
Oral examination:
29.07.2022
File size:
8757833 bytes
Pages:
145
Urn (citeable URL):
https://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:91-diss-20220729-1639179-1-6
Last change:
27.09.2022
 BibTeX