User: Guest  Login
Document type:
Masterarbeit
Author(s):
Lasse Urban
Title:
Development of a Runtime Switch Behavior for a Multi-level RISC-V Instruction Set to Register Transfer Fault Injection Simulator
Translated title:
Entwicklung eines Laufzeittransitionsverhaltens für einen multi-level RISC-V-Instruktionssatz- zu Registertransfer-Fehlerinjektionssimulator
Abstract:
Systems on Chips (SoCs) have become indispensable in today’s world and the demand for them is constantly increasing. For this reason, the need for efficient and secure methods to verify the functionality and safety of the chips is also growing. An interesting and important approach for this is the fault injection simulation with virtual prototypes of hardware components and systems. For example, a virtual prototype of a central processing unit (CPU) can allow the simulation of soft error inject...     »
Translated abstract:
Systems on Chips (SoCs) sind aus der heutigen Welt nicht mehr wegzudenken und die Nachfrage nach ihnen steigt ständig. Aus diesem Grund wächst auch der Bedarf an effizienten und sicheren Methoden, um die Funktionalität und Sicherheit der Chips zu verifizieren. Ein interessanter und wichtiger Ansatz hierfür ist die Fehlerinjektionssimulation mit virtuellen Prototypen von Hardwarekomponenten und Systemen. Zum Beispiel kann ein virtueller Prototyp einer zentralen Verarbeitungseinheit (CPU) die Sim...     »
Keywords:
Virtual Prototyping, RISC-V, Fault Injection, SoC
Subject:
ELT Elektrotechnik
DDC:
620 Ingenieurwissenschaften
Advisor:
Geier, Johannes
Referee:
Müller-Gritschneder, Daniel (Prof. Dr. habil.)
Date of publication:
15.10.2022
Year:
2022
Pages:
53
Language:
en
Language from translation:
de
University:
Technische Universität München
Faculty:
TUM School of Computation, Information and Technology
 BibTeX