Benutzer: Gast  Login
Originaltitel:
Coherence-on-Demand and Hybrid Eviction Policies for Multiprocessor System-on-Chip Architectures
Übersetzter Titel:
Kohärenz-auf-Anfrage und Hybride Räumungsstrategie für Cache-Speicher in Multiprozessor System-on-Chip Architekturen
Autor:
Srivatsa, Akshay Sateesh
Jahr:
2022
Dokumenttyp:
Dissertation
Fakultät/School:
Fakultät für Elektrotechnik und Informationstechnik
Betreuer:
Herkersdorf, Andreas (Prof. Dr.)
Gutachter:
Herkersdorf, Andreas (Prof. Dr.); Schröder-Preikschat, Wolfgang (Prof. Dr.)
Sprache:
en
Fachgebiet:
ELT Elektrotechnik
TU-Systematik:
DAT 200
Kurzfassung:
The memory architecture plays a key role in the attainable performance of modern microprocessors. This thesis presents two memory subsystem optimization concepts. A hardware-based coherence method for manycore architectures, where inter-tile coherence is confined to a subset of tiles, promoting better scalability, fewer resource consumption and lower latency. Second, a hybrid eviction policy that improves cache data management by combining several eviction policies through voting theory.
Übersetzte Kurzfassung:
Die Speicherarchitektur hat einen großen Einfluss auf die Leistung moderner Mikroprozessoren. Diese Thesis präsentiert zwei Optimierungskonzepte für Speichersubsysteme. Ein Kohärenzmethode für Mehrkernsysteme, in der die Kohärenz auf Regionen limitiert ist, welches zu einer besseren Skalierbarkeit, geringerer Ressourcennutzung und kleiner Latenz führt. Zweitens, eine hybride Räumungsstrategie, welche die Cacheverwaltung verbessert indem mehrere Strategien durch Wahltheorie kombiniert werden.
WWW:
https://mediatum.ub.tum.de/?id=1639179
Eingereicht am:
17.01.2022
Mündliche Prüfung:
29.07.2022
Dateigröße:
8757833 bytes
Seiten:
145
Urn (Zitierfähige URL):
https://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:91-diss-20220729-1639179-1-6
Letzte Änderung:
27.09.2022
 BibTeX