User: Guest  Login
Original title:
Efficient Inter-Task Communication in Tiled Many-Core System-on-Chip Architectures
Translated title:
Effiziente Inter-Task-Kommunikation in Tiled Many-Core System-on-Chip-Architekturen
Author:
Wallentowitz, Stefan
Year:
2018
Document type:
Dissertation
Faculty/School:
Fakultät für Elektrotechnik und Informationstechnik
Advisor:
Herkersdorf, Andreas (Prof. Dr.)
Referee:
Herkersdorf, Andreas (Prof. Dr.); Gerndt, Hans Michael (Prof. Dr.)
Language:
en
Subject group:
ELT Elektrotechnik
TUM classification:
DAT 200d
Abstract:
Programming tiled many-core system-on-chip architectures is challenging and efficient hardware support needed. This work presents the “Network Adapter for Message Passing” that improves the state-of-the-art by selectively offloading the protocol handling into hardware. The features include support for collective communication, self-virtualization, event notification and communication migration. For a typical message multicast, it can save 82% in overhead. A configurable prototype implementation...     »
Translated abstract:
Das Programmieren von Tiled Many-Core System-on-Chip-Architekturen ist eine herausfordernde Aufgabe und erfordert effiziente Hardware-Unterstützung. Diese Arbeit stellt den "Network Adapter for Message Passing" vor, der die Protokollbehandlung selektiv in Hardware auslagert. Zu den Funktionen gehören Unterstützung für die kollektive Kommunikation, Selbst-Virtualisierung, Ereignisbenachrichtigung und Kommunikationsmigration. Bei einer typischen Multicast-Nachricht werden 82% Overhead eingespart....     »
WWW:
https://mediatum.ub.tum.de/?id=1438539
Date of submission:
19.04.2018
Oral examination:
08.10.2018
File size:
2843171 bytes
Pages:
199
Urn (citeable URL):
https://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:91-diss-20181008-1438539-1-1
Last change:
17.10.2018
 BibTeX