Benutzer: Gast  Login
Originaltitel:
Efficient Inter-Task Communication in Tiled Many-Core System-on-Chip Architectures 
Übersetzter Titel:
Effiziente Inter-Task-Kommunikation in Tiled Many-Core System-on-Chip-Architekturen 
Jahr:
2018 
Dokumenttyp:
Dissertation 
Institution:
Fakultät für Elektrotechnik und Informationstechnik 
Betreuer:
Herkersdorf, Andreas (Prof. Dr.) 
Gutachter:
Herkersdorf, Andreas (Prof. Dr.); Gerndt, Hans Michael (Prof. Dr.) 
Sprache:
en 
Fachgebiet:
ELT Elektrotechnik 
TU-Systematik:
DAT 200d 
Kurzfassung:
Programming tiled many-core system-on-chip architectures is challenging and efficient hardware support needed. This work presents the “Network Adapter for Message Passing” that improves the state-of-the-art by selectively offloading the protocol handling into hardware. The features include support for collective communication, self-virtualization, event notification and communication migration. For a typical message multicast, it can save 82% in overhead. A configurable prototype implementation...    »
 
Übersetzte Kurzfassung:
Das Programmieren von Tiled Many-Core System-on-Chip-Architekturen ist eine herausfordernde Aufgabe und erfordert effiziente Hardware-Unterstützung. Diese Arbeit stellt den "Network Adapter for Message Passing" vor, der die Protokollbehandlung selektiv in Hardware auslagert. Zu den Funktionen gehören Unterstützung für die kollektive Kommunikation, Selbst-Virtualisierung, Ereignisbenachrichtigung und Kommunikationsmigration. Bei einer typischen Multicast-Nachricht werden 82% Overhead eingespart....    »
 
Mündliche Prüfung:
08.10.2018 
Dateigröße:
2843171 bytes 
Seiten:
199 
Letzte Änderung:
17.10.2018