User: Guest  Login
Original title:
Efficient Quadratic Placement of VLSI Circuits
Translated title:
Effiziente quadratische Platzierung von hochintegrierten Schaltungen
Author:
Spindler, Peter
Year:
2008
Document type:
Dissertation
Faculty/School:
Fakultät für Elektrotechnik und Informationstechnik
Advisor:
Johannes, Frank M. (Prof. Dr.)
Referee:
Nossek, Josef A. (Prof. Dr.); Lienig, Jens (Prof. Dr.)
Language:
en
Subject group:
ELT Elektrotechnik
Abstract:
This thesis describes all steps to place the modules (e.g., standard cell or macro cells) of an integrated circuit on a given chip area. During global placement, a novel net model is used to express the linear netlength accurately in the quadratic objective function. In addition, two forces are integrated in the objective function such that the convergence of the global placement algorithm is assured. To optimize the routability of the circuit, a new approach for congestion estimation is present...     »
Translated abstract:
Diese Dissertation beschreibt alle Schritte, um die Module (z.B. Standardzellen oder Makrozellen) einer hochintegrierten Schaltung überlappungsfrei auf einer gegebenen Chipfläche zu platzieren. In der Globalplatzierungsphase wird ein neues Netzmodell benutzt, um die lineare Netzlänge exakt in der quadratische Zielfunktion zu modellieren. Zudem werden zwei Kräfte derart in die Zielfunktion integriert, damit die Konvergenz des iterativen Globalplatzierungsalgorithmus gewährleistet ist. Um die Verd...     »
WWW:
https://mediatum.ub.tum.de/?id=635753
Date of submission:
20.12.2007
Oral examination:
10.07.2008
Pages:
137
Urn (citeable URL):
https://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:91-diss-20071212-635753-1-3
Last change:
13.08.2008
 BibTeX