User: Guest  Login
Original title:
Low Power ASIC Design Using Voltage Scaling at the Logic Level
Translated title:
Verlustleistungsoptimierung im ASIC Entwurf durch Spannungsskalierung auf der Logikebene
Author:
Mahnke, Torsten
Year:
2003
Document type:
Dissertation
Faculty/School:
Fakultät für Elektrotechnik und Informationstechnik
Advisor:
Ruge, Ingolf (Prof. Dr.)
Referee:
Ruge, Ingolf (Prof. Dr.); Pfleiderer, Hans-Jörg (Prof. Dr.)
Format:
Text
Language:
en
Subject group:
ELT Elektrotechnik
Keywords:
Low Power; Low Voltage; Power Optimization; Voltage Scaling; ASIC Design; Logic Synthesis; Level Converter
Translated keywords:
Low Power; Low Voltage; Verlustleistungsoptimierung; Spannungsskalierung; ASIC Entwurf; Logiksynthese; Pegelwandler
Abstract:
The power consumption is an important criterion in the design of integrated circuits for portable and non-portable applications. In this thesis, a novel methodology of optimizing the dynamic power consumption by means of supply voltage scaling in the logic synthesis phase of the design process is proposed. The methodology enables supply voltage scaling and various state-of-the-art logic-level power optimization techniques to be used simultaneously. The integration of voltage scaling together wit...     »
Translated abstract:
Die Verlustleistung ist ein entscheidendes Kriterium beim Entwurf integrierter Schaltungen sowohl für den portablen als auch für den stationären Einsatz. In dieser Arbeit wird eine neue Methodik zur Optimierung der dynamischen Verlustleistung mittels Betriebsspannungsskalierung während der Logiksynthese vorgestellt. Die Methodik ermöglicht neben der Spannungsskalierung die gleichzeitige Nutzung verschiedener Standardtechniken, was erstmals eine gründliche und realistische Untersuchung des tatsäc...     »
Publication :
Universitätsbibliothek der TU München
WWW:
https://mediatum.ub.tum.de/?id=601565
Date of submission:
19.05.2003
Oral examination:
22.12.2003
File size:
1378909 bytes
Pages:
222
Urn (citeable URL):
https://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:91-diss2003122215920
Last change:
20.06.2007
 BibTeX