User: Guest  Login
Original title:
Hierarchical Optimization of Large-Scale Analog/Mixed-Signal Circuits Based-on Pareto-Optimal Fronts
Translated title:
Hierarchische Optimierung für komplex Analog/Mixed-Signal-Schaltungen mittels Pareto-Optimal Fronts
Author:
Zou, Jun
Year:
2009
Document type:
Dissertation
Faculty/School:
Fakultät für Elektrotechnik und Informationstechnik
Advisor:
Schlichtmann, Ulf (Prof. Dr.)
Referee:
Schmitt-Landsiedel, Doris (Prof. Dr.)
Language:
en
Subject group:
ELT Elektrotechnik
Keywords:
circuit design, hierarchical optimization, automatic sizing, Pareto-optimal front
Translated keywords:
Schaltungsentwurf, hierarchische Optimierung, Automatische Diemensionierung, Pareto-Optimierung
Abstract:
In this thesis, a hierarchical optimization methodology based on Pareto-optimal front is proposed for large-scale analog/mixed circuits, e.g. PLLs and sigma-delta modulators. At each design level in hierarchy, design performances and design parameters are clear defined respectively. "Simulation-in-a-loop" based automatic sizing process is feasible for large-scale circuits by using the hierarchical sizing strategy. Pareto-optimal fronts constrain the optimization at the higher level under conside...     »
Translated abstract:
Die vorliegende Arbeit stellt ein automatisiertes hierarchisches Dimensionierungsverfahren für komplexe Analog-/Mixed-Signal-Schaltungen vor. Es wird von einem Systemmodell auf der Verhaltensebene und einer Modellierung der Systemblöcke auf der Transistorebene ausgegangen. Bei dem vorgeschlagenen zweistufigen Dimensionierungsprozess werden zunächst Systemparameter dimensioniert und als Spezifikation an die nachfolgende Transistordimensionierung der Systemblöcke weitergereicht. Durch eine Vorab-...     »
WWW:
https://mediatum.ub.tum.de/?id=681368
Date of submission:
06.02.2009
Oral examination:
26.06.2009
Pages:
160
Urn (citeable URL):
https://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:91-diss-20090626-681368-1-4
Last change:
29.06.2009
 BibTeX