Benutzer: Gast  Login
Originaltitel:
Hierarchical Optimization of Large-Scale Analog/Mixed-Signal Circuits Based-on Pareto-Optimal Fronts 
Übersetzter Titel:
Hierarchische Optimierung für komplex Analog/Mixed-Signal-Schaltungen mittels Pareto-Optimal Fronts 
Jahr:
2009 
Dokumenttyp:
Dissertation 
Institution:
Fakultät für Elektrotechnik und Informationstechnik 
Betreuer:
Schlichtmann, Ulf (Prof. Dr.) 
Gutachter:
Schmitt-Landsiedel, Doris (Prof. Dr.) 
Sprache:
en 
Fachgebiet:
ELT Elektrotechnik 
Stichworte:
circuit design, hierarchical optimization, automatic sizing, Pareto-optimal front 
Übersetzte Stichworte:
Schaltungsentwurf, hierarchische Optimierung, Automatische Diemensionierung, Pareto-Optimierung 
Kurzfassung:
In this thesis, a hierarchical optimization methodology based on Pareto-optimal front is proposed for large-scale analog/mixed circuits, e.g. PLLs and sigma-delta modulators. At each design level in hierarchy, design performances and design parameters are clear defined respectively. "Simulation-in-a-loop" based automatic sizing process is feasible for large-scale circuits by using the hierarchical sizing strategy. Pareto-optimal fronts constrain the optimization at the higher level under conside...    »
 
Übersetzte Kurzfassung:
Die vorliegende Arbeit stellt ein automatisiertes hierarchisches Dimensionierungsverfahren für komplexe Analog-/Mixed-Signal-Schaltungen vor. Es wird von einem Systemmodell auf der Verhaltensebene und einer Modellierung der Systemblöcke auf der Transistorebene ausgegangen. Bei dem vorgeschlagenen zweistufigen Dimensionierungsprozess werden zunächst Systemparameter dimensioniert und als Spezifikation an die nachfolgende Transistordimensionierung der Systemblöcke weitergereicht. Durch eine Vorab...    »
 
Mündliche Prüfung:
26.06.2009 
Seiten:
160 
Letzte Änderung:
29.06.2009